Theoretical Article

Ortak Gate Fark Yükselteç Tabanlı CMOS İnverter Devresinin Auto-Zero Karşılaştırıcı Performansının İncelenmesi

Volume: 1 Number: 2 December 21, 2020
EN TR

Ortak Gate Fark Yükselteç Tabanlı CMOS İnverter Devresinin Auto-Zero Karşılaştırıcı Performansının İncelenmesi

Öz

Yapılan bu çalışmada, Cadence IC5141 tasarım programı NCSU Design Kit’de 0.18μm CMOS teknoloji kütüphanesi kullanılarak ortak gate fark yükselteçli cmos inverter devresinin auto-zero karşılaştırıcı olarak performansı incelenmiştir. Önerilen bu yapı geleneksel inverter devresi ve darlington cmos inverter yapıları ile karşılaştırılmıştır. Yapılan DC analiz sonucuna göre ortak gate fark yükselteçli inverter devresinin gerilim kazancı 138,92 V/V bulunmuş olup, incelenen yapılardan daha fazla kazanca sahip olduğu görülmüştür. Aynı zamanda karşılaştırıcı yapısının girişine 50MHz frekansında yükselen ve inen bir rampa işareti ve saat frekansı da 5GHz uygulandığında, sırasıyla yükselen kenar gecikme süresi 0.81ns, inen kenar gecikme süresi de 0.99ns elde edilmiştir. Bu yapının aynı şartlar altında ki ortalama güç tüketim değeri de 15,4mW’tır.

Anahtar Kelimeler

Ortak Gate Fark Yükselteç Tabanlı CMOS İnverter , Darlington CMOS İnverter , Auto-Zero Karşılaştırıcı , Geleneksel İnverter

References

  1. [1]. P. E. Allen and D. R. Holberg, CMOS Analog Circuit Design, Second Edition, Oxford University Press, 2002.
  2. [2]. R.J. Baker, CMOS Circuit Design, Layout and Simulaton, Wiley-IEEE press, 2019
  3. [3]. Hesham Omran, “Fast and accurate technique for comparator offset voltage simulation”, Microelectronics Journal, 89, pp. 91–97, 2019.
  4. [4]. G. Roubik, Introduction to CMOS OP-AMPs and comparators, J Wiley & Sons, 1999.
  5. [5]. G. Ahmed and R. K. Baghel, “Design of 6-bit Flash Analog to Digital Converter Using Variable Switching Voltage CMOS Comparator”, International Journal of VLSI Design & Communication Systems (VLSICS) Vol.5, No.3, pp. 25-35, June 2014.
  6. [6]. Y. Susanti, P. K. Chan and V. K. S. Ong, “An Ultra Low-Power Successive Approximation ADC Using an Offset-Biased Auto-Zero Comparator”, IEEE Asia Pacific Conference on Circuits and Systems APCCAS 2008, pp. 284-287, 2008.
  7. [7]. B. P. Hypolite, W. T. E. and M. I. Adolphe, “A 10GHZ Low-Offset Dynamic Comparator for High-Speed and Lower-Power ADCs”, American Journal of Engineering and Applied Sciences, 12 (2), pp. 156-165, 2019.
  8. [8]. L. F. Rahman, M. B. I. Reaz, C. C. Yin, M. Marufuzzaman, and M. A. Rahman, “A High-Speed and Low-Offset Dynamic Latch Comparator”, The Scientific World Journal, vol. 2014, Article ID 258068, 8 pages, 2014.
  9. [9]. J. Li, H. Fan, Y. Wu, Q. Feng, D. Li, D. Hu, Y. Cen, and H. Heidari, “Comparator Design in Sensors for Environmental Monitoring”, IOP Conference Series: Earth and Environmental Science, Vol. 151, No. 1, p. 012030, 2018.
  10. [10]. A. Ahmed, “High speed data converters”, Institution of Engineering and Technology, 2016.
IEEE
[1]O. Aytar, “Ortak Gate Fark Yükselteç Tabanlı CMOS İnverter Devresinin Auto-Zero Karşılaştırıcı Performansının İncelenmesi”, Journal of Science, Technology and Engineering Research, vol. 1, no. 2, pp. 25–32, Dec. 2020, doi: 10.5281/zenodo.4069563.