BibTex RIS Cite

BZK.SAU.FPGA Mikro Bilgisayar Mimarisi için Ekran Alanı ve Karakter Organizasyonu ve Kontrolü

Year 2013, Volume: 9 Issue: 1, 1 - 9, 01.04.2013

Abstract

Ekran alanında görüntü elde edebilmek için VGA ekran donanımına ait kontrol sinyalleri olan renk ve
senkronize sinyallerinin yönetilmesi gerekmektedir. Bu sinyaller kontrol edilerek ekran donanımındaki piksellerin
yakılması veya söndürülmesi neticesinde istenilen görüntü elde edilir. Bu çalışmada, bu sinyalleri kontrol ederek
ekrandaki görüntünün oluşmasını sağlayan ekran kontrolörü lojik kapı seviyesinde donanımsal olarak inşa
edilmiştir. Bu amaçla, BZK.SAU.FPGA Mikro bilgisayar mimarisi kullanılmıştır ve 640×480 piksel çözünürlüğüne
sahip VGA tipinde bir ekran tercih edilmiştir.

Display Area and Character Organization and Control for BZK.SAU.FPGA Micro Computer Architecture

Year 2013, Volume: 9 Issue: 1, 1 - 9, 01.04.2013

Abstract

In order to obtain images in the display area, the color and synchronizing signals control signals of the
VGA display hardware display hardware should be managed. Desired image is obtained with controlling these
signals for lightening or deflating of pixels the display hardware. In this study, display controller that allows the
formation of the image on the screen by controlling these signals was designed at logic gate level. BZK.SAU.FPGA
mikro computer architecture was used and an VGA display with 640×480 pixel resolution was preferred for this
purpose.

There are 0 citations in total.

Details

Other ID JA95KH52PD
Journal Section Articles
Authors

Halit Öztekin This is me

Ali Gülbağ This is me

Feyzullah Temurtaş This is me

Publication Date April 1, 2013
Submission Date April 1, 2013
Published in Issue Year 2013 Volume: 9 Issue: 1

Cite

APA Öztekin, H., Gülbağ, A., & Temurtaş, F. (2013). Display Area and Character Organization and Control for BZK.SAU.FPGA Micro Computer Architecture. Electronic Letters on Science and Engineering, 9(1), 1-9.