Yığın üretim yapan fırınlara işlerin yüklenmesi ve çizelgelenmesi: Tamsayılı programlama modeli
Öz
Bu
çalışma, elektrot imal eden bir işletmede fırınlara ait iş emri atama ve
çizelgeleme problemi ile ilgilenmektedir. İmalatı yapılan her elektrot çeşidi
her fırına atanamamaktadır. Ayrıca her bir elektrot tipinin, işlem görebileceği
fırınlara ait bir öncelik sırası bulunmaktadır. Problemin diğer parametreleri
olarak, elektrotlara ait iş emri büyüklükleri, fırına girmeye hazır olma
zamanları, fırında pişme süreleri, soğuma süreleri, fırınların elektrot tipi
temelindeki kapasite büyüklükleri göz önüne alınmıştır. Pişme süreleri aynı
olan elektrot tiplerine ait iş emirleri, fırın kapasitesinin üzerine çıkmayacak
şekilde, eş zamanlı olarak fırına girip pişebilmektedir. Bu problem için bir
tamsayılı programlama modeli geliştirilmiştir. Modelin amacı, işleri elektrot
tiplerine göre öncelikli fırınlara atamak ve fırınların faydalı kullanım
oranlarını en büyüklemektir. Model çıktısı olarak, iş emirlerinin hangi fırına
hangi zaman aralığında atanacağına karar verilmektedir. Oluşturulan iki farklı
iş emri kümesi için model çalıştırılmış ve sonuçlar tartışılarak modelin
uygulanabilirliği ortaya konmuştur.
Anahtar Kelimeler
Kaynakça
- Kuru B. Fırın Çizelgeleme Problemi için Tamsayılı Programlama Yaklaşımı. Lisans Tezi, Celal Bayar Üniversitesi, Endüstri Mühendisliği Bölümü, Manisa, Türkiye, 2015.
- Edis EB, Kuru B. “Özel karakteristiklere sahip fırınlara iş yükleme ve çizelgeleme problemine tamsayılı programlama yaklaşımı”. 35. Yöneylem Araştırması ve Endüstri Mühendisliği Ulusal Kongresi, Ankara, Türkiye, 9-111 Eylül 2015.
- Mathirajan M, Sivakumar AI. "A literature review, classification and simple meta-analysis on scheduling of batch processors in semiconductor". The International Journal of Advanced Manufacturing Technology, 29(9-10) 990-1001, 2006.
- Mönch L, Fowler JW, Dauzère-Pérès S, Mason SJ, Rose O. “A survey of problems, solution techniques and future challenges in scheduling semiconductor manufacturing operations”. Journal of Scheduling, 14(6), 583-599, 2011.
- Azizoglu M, Scott W. "Scheduling a batch processing machine with incompatible job families". Computers & Industrial Engineering, 39(3), 325-335, 2001.
- Koh SG, Koo PH, Ha JW, Lee WS. “Scheduling parallel batch processing machines with arbitrary job sizes and incompatible job families”. International Journal of Production Research, 42(19), 4091-4107, 2004.
- Melouk S, Damodaran P, Chang PY. “Minimizing makespan for single machine batch processing with non-identical job sizes using simulated annealing”. International Journal of Production Economics, 87(2), 141-147, 2004.
- Chang PY, Damodaran P, Melouk S. “Minimizing makespan on parallel batch processing machines”. International Journal of Production Research, 42(19), 4211-4220, 2004.
Ayrıntılar
Birincil Dil
Türkçe
Konular
Mühendislik
Bölüm
-
Yayımlanma Tarihi
1 Mart 2017
Gönderilme Tarihi
2 Mart 2017
Kabul Tarihi
-
Yayımlandığı Sayı
Yıl 2017 Cilt: 23 Sayı: 1